quartus ii 9.0 破解版 附安装教程

最近更新热门排行

热门搜索:腾讯QQ腾讯视频爱奇艺万能播放器暴风影音网易云音乐

当前位置:首页 ›› 行业软件›› 辅助设计

quartus ii 9.0 破解版 附安装教程quartus ii 9.0破解版[下载地址]

quartus ii 9.0 破解版 附安装教程
  • 授权方式:免费软件
  • 软件类型:国产软件
  • 软件语言:简体中文
  • 软件大小:1.33 GB
  • 推荐星级:
  • 软件厂商:Home Page
  • 更新时间:2020-12-10 21:32
  • 网友评论:0  条
  • 运行环境:WinXP, Win2003, Vista, Win7, Win8, Win10
好评:456
坏评:56
  • 本地下载文件大小:1.33 GB

  • 高速下载需优先下载高速下载器

  • 软件介绍
  • 软件截图
  • 相关文章
  • 下载地址

quartus ii 9.0是世界上著名的CPLD/FPGA编程逻辑开发环境,由科技公司Altera开发适合全球开发者使用,为开发者提供了完全集成且与电路结构相关的开发包环境,完备的电路功能仿真与时序逻辑仿真工具可以出色完成电子元件运行的仿真,利用原理图、结构框架图、VerilogHDL、AHDL和VHDL等多种设计输入形式来完成电路描述,然后将其保存为设计实体文件。quartus ii 9.0破解版是一款非常经典的版本,无论是界面设计还是功能设计都是开发者所钟爱的,小编特地为您带来了此版本的软件,并附带制作了它的安装教程,欢迎各位开发者到本站下载安装。

quartus ii 9.0安装教程

1、下载本站为您提供的quartus ii 9.0破解版压缩包文件,里面保存着安装压缩包文件“QuartusII 9.0.rar”和破解压缩包文件“QuartusII 9.0破解文件.rar”,分别将它们解压

2、在安装文件里找到“setup.exe”安装程序,双击打开执行安装工作,进入安装向导界面,点击Next

3、阅读软件的许可证协议,勾选“I accept the terms of······”表示同意此协议,点击Next

4、选择您的名字和公司名字,可以随便输入,但是最好不要使用中文

5、选择quartus ii 9.0主程序安装位置,默认位置为【C:\altera\90sp2】,软件比较大,您可以根据自己的硬盘分区自定义此位置

6、选择开始菜单文件夹,使用默认文件夹Altera即可,点击Next

7、选择安装类型,由完整安装和自定义安装,小编这里直接使用完整安装,点击Next

8、确认安装信息,点击Next

9、软件执行自动安装,耐心等待安装进度的完成,软件比较大,耐心等待一下

10、安装完成,点击Finish退出安装向导

quartus ii 9.0破解教程

1、正常打开软件,点击菜单栏Tools→License Setup打开Options窗口

2、在Options窗口的下方找到“Network interface Card(NIC)ID"网卡地址栏,将里面的网卡地址复制一下,下面要用

3、在破解文件夹中找到“license.DAT”许可证文件,以记事本的方式打开它,将HOSTID=后面的内容替换成刚才复制的网卡地址,然后保存

4、这一步我们需要将修改过的“license.DAT”复制到quartus ii 9.0软件的安装目录下,默认安装目录为【C:\altera\90sp2】

5、在软件上再次打开Options窗口,在License file栏内载入许可证文件“license.DAT”,我们已经将许可证复制到软件的安装目录下了,载入后,我们可以在Current License栏内可以查看许可证信息,点击OK退出

6、最后我们需要将破解文件夹中的bin32/bin64(根据您的计算机系统选择)目录下的“sys_cpt.dll”文件复制到【C:\altera\90sp2\quartus\bin】目录下替换原文件

7、到这里,我们已经完成了quartus ii 9.0破解版软件的安装和激活,安装有问题的朋友参考此教程进行安装

quartus ii 9.0功能介绍

可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件

完备的电路功能仿真与时序逻辑仿真工具

可使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析

可读入标准的EDIF网表文件、VHDL网表文件和Verilog网表文件

能生成第三方EDA软件使用的VHDL网表文件和Verilog网表文件

定时/时序分析与关键路径延时分析

支持软件源文件的添加和创建,并将它们链接起来生成编程文件

芯片(电路)平面布局连线编辑

功能强大的逻辑综合工具

LogicLock增量设计方法,用户可建立并优化系统,然后添加对原始系统的性能影响较小或无影响的后续模块

使用组合编译方式可一次完成整体设计流程

自动定位编译错误

高效的期间编程与验证工具

quartus ii 9.0使用教程

一、多功能管脚的设置?

在用FLASH分配完管脚后编译出现如下错误:

Error: Can’t place multiple pins assigned to pin location Pin_108 (IOC_X34_Y2_N0)

nfo: Fitter preparation operations ending: elapsed time is 00:00:00

Error: Can‘t fit design in device

Error: Quartus II Fitter was unsuccessful. 2 errors, 0 warnings

Error: Quartus II Full Compilation was unsuccessful. 4 errors, 56 warnings

原因是不能分配给多功能管脚PIN_108。

这是由于PIN_108是一个多功能管脚,还有一个功能是nCEO,也是默认的功能。如果要用它当普通IO,需要提前设置一下:assignments》device》device and pin options》dual-purpose pins里面把nCEO设置成use as regular i/o就可以了。

二、仿真时存储器初始化?

在使用FPGA内部的RAM时,会有一个初始化文件.mif,给RAM加上初始值或当作ROM用,因此仿真时必须把相应数据导入,首先要把mif文件转换为.hex文件或.rif文件。

在Quartus II环境下,打开mif文件,点Save As,选择Hexadecimal(Intel-Format) File(*.hex),或者点击Export,用Save as type选择RAM Initialization File (*.rif),也可能在命令行下输入:

mif2rif

打开ram模块文件,找到lpm_file或init_file,指向刚刚生成的hex文件或rif文件。

lpm_ram_dp_component.lpm_file = “path

使用hex文件时,不需要compiler directives,使用rif文件时,需要加入USE_RIF,如下

vlog -work alter_mf altera_mf.v +define+USE_RIF=1

这样就完成了数据导入。

三、多模块或多进程驱动同一信号?

Error (10028): Can‘t resolve multiple constant drivers for net “FLASH_A[7]” at led.v(32)

用Verilog描述电路时,一个信号只能在一个进程中驱动,如果在多个进程中对其驱动的话将产生如上错误。解决方法为可以另加一个信号,通过在另一个进程中监视这个信号做出相应的动作。

下载地址
quartus ii 9.0 破解版 附安装教程

软件评论

请自觉遵守互联网相关政策法规,评论内容只代表网友观点,与本站立场无关!

  验证码: